当前位置: X-MOL首页全球导师 国内导师 › 张颖

个人简介

本人主要研究5G网络安全与深度学习相关技术,2011年在中科院体系结构国家重点实验室获得博士学位后,先后瑞典林雪平大学和美国杜克大学进行研究学习。此前,我们团队参与了国家未来网络的建设,并且实验室搭建了未来网络在上海区的主干节点。欢迎对网络技术和深度学习感兴趣的同学加盟实验室。在学习期间,我们将安排学生在国内知名院所进行交流学习。科研潜力突出者,我们将推荐到牛津大学,宾夕法尼亚大学等国外著名高校继续深造。 教学工作 1)数据结构 2)智能计算系统 3)C实时系统 部分科研项目简介 国家省部级课题: 2015年,国家重点实验室开放课题“高性能处理器的指令级自测试方法”,项目负责人 2014年,自然科学基金青年项目“处理器的指令级自测试方法”,项目负责人 2014年,自然科学基金重点项目“差错容忍计算器件基础理论与方法”,骨干成员 2014年,江苏省产学研联合创新资金项目“未来网络的容错与容侵”,骨干成员 2011年,瑞典战略研究基金“Fault-Tolerant and Secure Automotive Embedded Systems”(RIT08-0056),参与成员 2009年,国家973 课题高通量计算系统的构建原理、支撑技术及云服务应用,参与成员 2006年,国家973 课题延长摩尔定律的微处理器新原理、新结构与新方法研究,参与成员 企业合作课题: 2013年,华为技术有限公司“同济大学Linux故障模式与基于故障注入的测试技术研究”,骨干成员 2013年,华为技术有限公司“无线网络平台云和虚拟化可靠性研究项目”, 骨干成员 获奖经历 2012年,IEEE TTTC’s E. J. McCluskey 最佳博士论文竞赛,欧洲区半决赛第二名 2011年,中国科学院夏培肃奖学金(获奖比例 0.2%)

研究领域

5G网络安全与容错 深度学习与智能计算系统 元宇宙

近期论文

查看导师新发文章 (温馨提示:请注意重名现象,建议点开原文通过作者单位确认)

Ying Zhang, Huawei Li, Xiaowei Li, Automatic Test Program Generation Using Executing Trace Based Constraint Extraction for Embedded Processor, IEEE transactions on VLSI Systems, Vol.21, pp.1220-1233, 2013. Ying Zhang, Huawei Li, Yinghua Min, Xiaowei Li “Selected Transition Time Adjustment for Tolerating Crosstalk Effects on Network-on-chip Interconnects”, IEEE transactions on VLSI systems, Vol.19, pp.1787-1800, 2011. Ying Zhang, Huawei Li, Xiaowei Li, “Selected crosstalk avoidance code for reliable network-on-chip”, Journal of computer science and technology 24(6): 1074–1085 Nov. 2009. Ying Zhang, Zebo Peng, Jianhui Jiang, Huawei Li, Masahiro Fujita, “Temperature-Aware Software-Based Self-Testing for Delay Faults”, in proceeding of ACM/IEEE Design Automation and Test Conference in Europe, pp. 423-428, 2015. Ying Zhang, Jianhui Jiang, Huawei Li, Xiaowei, Li, “Reliable Router Based on Signal Transition Time Adjustment”, Journal of Tongji University (Natural Science), Vol.43(2), pp. 305-311, 2015. Ying Zhang, Huawei Li, Xiaowei Li, Yu Hu, “Codeword Selection for Crosstalk Avoidance and Error Correction on Interconnects”, in proceeding of IEEE VLSI Test Symposium, pp.377-382, 2008. Ying Zhang, Ahmed Rezine, Petru Eles, Zebo Peng, “Automatic Test Program Generation for Out-of-Order Superscalar Processors”, In Proceeding of IEEE Asian Test Symposium, pp.338-343, 2012. Ying Zhang, Huawei Li, Xiaowei Li, “Software-Based Self-Testing of Processors Using Expanded Instructions”, in proceeding of IEEE Asian Test Symposium, pp.415-420, 2010. Ying Zhang, Huawei Li,Xiaowei Li," MT Compacted Set for Interconnect Crosstalk on SoC",Journal of Computer-Aided Design & Computer Graphphics, pp.476-480, 2009. Ying Zhang, Huawei Li, Xiaowei Li, “Reliable Network-on-Chip Router for Crosstalk and Soft Error Tolerance”, in proceeding of IEEE Asian Test Symposium, pp.438-443, 2008. Ying Zhang, Huawei Li, Xiaowei Li, "MT Comtacted Set for Interconnect Crosstalk on SOC", Digest of Papers, IEEE 8th Workshop on RTL and High-Level Testing , pp.125-130, Oct.2007.

学术兼职

国际电子电气工程师学会(IEEE) 会员 中国计算机学会(CCF)会员,容错专委委员 ITC-Asia2021年的程序委员会主席,ASPDAC2020年的分组会主席,ASPDAC和ETS的程序委员会委员 Integration, the VLSI Journal期刊的客座编辑 国际期刊IEEE Trans. On Computer, IEEE Design & Test, IEEE Trans. On VLSI, 审稿人

推荐链接
down
wechat
bug