个人简介
招生专业
080903-微电子学与固体电子学
085208-电子与通信工程
招生方向
集成电路设计技术
生物医学微器件与系统
物联网工程与技术
教育背景
2007-09--2010-06 中国科学院大学 博士
2004-09--2007-07 电子科技大学 硕士
2000-09--2004-08 电子科技大学 学士
工作简历
2013-11~现在, 中国科学院微电子研究所, 副研究员
2010-07~2013-10,中国科学院微电子研究所, 助理研究员
奖励信息
(1) 面向软定义总线的单载波超宽带短距通信技术, 一等奖, 部委级, 2017
专利成果
( 1 ) 基于充放电比较单元的时域放大器, 发明, 2013, 第 1 作者, 专利号: 201310323846.4
( 2 ) 基于充放电结构的单脉冲时域放大器, 发明, 2013, 第 1 作者, 专利号: 201310322955.4
( 3 ) 基于并行至串行结构的单脉冲时域放大器, 发明, 2013, 第 1 作者, 专利号: 201310288068.X
( 4 ) 一种无线收发装置, 发明, 2013, 第 2 作者, 专利号: 2013100 30366.9
( 5 ) 锁相环频率综合器, 发明, 2009, 第 2 作者, 专利号: 2009103 03644.7
( 6 ) 高稳定性全CMOS基准电压源, 发明, 2009, 第 3 作者, 专利号: 200910238967.2
( 7 ) 一种恒定调谐增益压控振荡器, 发明, 2013, 第 3 作者, 专利号: 201310425185.6
( 8 ) 可编程小数分频器, 发明, 2009, 第 1 作者, 专利号: 200910085878.9
( 9 ) 含双电流源电 荷泵及双比较器复位电路的锁相环电路,, 发明, 2009, 第 1 作者, 专利号: 200910238803.X
( 10 ) 含无死区鉴频 器的电荷泵型锁相环电路, 发明, 2009, 第 1 作者, 专利号: 200910238802.5
( 11 ) 一种用于减少ΣΔ调制器量化噪声的分数锁相环 结构, 发明, 2009, 第 2 作者, 专利号: 200910091964.0
( 12 ) 一种锁相环频率综合器, 发明, 2009, 第 2 作者, 专利号: 200910087889.0
( 13 ) 可实现频段选择的自校正锁相环频率综合器, 发明, 2009, 第 2 作者, 专利号: 200910077363.4
( 14 ) 含改进LC压控振荡器的锁相环集成电路, 发明, 2009, 第 2 作者, 专利号: 200910238969.1
( 15 ) 用于提高带内相位噪声性能的锁相环频率综合器结构,, 发明, 2010, 第 2 作者, 专利号: 201010191191.6
( 16 ) 一种∑Δ分数锁相环改良结构, 发明, 2009, 第 2 作者, 专利号: 200910238764.3
( 17 ) 应用于锁相环的鉴相鉴频器和电荷泵组合电路结构, 发明, 2009, 第 2 作者, 专利号: 200910087888.6
( 18 ) 一种过温保护电路, 发明, 2011, 第 4 作者, 专利号: 200910236721.1
( 19 ) 一种过温保护电路, 发明, 2011, 第 3 作者, 专利号: 200910236722.6
( 20 ) 数字锁定指示器、锁相环频率综合器及无线收发 机, 发明, 2010, 第 2 作者, 专利号: 200910303483.1
( 21 ) 用于提高相位噪声性能的正交LC压控振荡器结构, 发明, 2011, 第 2 作者, 专利号: 200910090123.8
( 22 ) 基于延迟链结构的时域放大器, 发明, 2016, 第 1 作者, 专利号: 201610493082.7
( 23 ) 时间数字转换器, 发明, 2016, 第 1 作者, 专利号: 201610490998.7
发表著作
(1) 基于标准CMOS工艺的低功耗射频电路设计, Low Power RF Circuit Design in Standard CMOS Technology, 国防工业出版社, 2013-07, 第 2 作者
科研项目
( 1 ) 超高速无线局域网的国际标准化与技术验证研究, 主持, 国家级, 2012-05--2018-12
( 2 ) 5.8GHz射频收发机设计, 主持, 院级, 2017-12--2018-12
近期论文
查看导师新发文章
(温馨提示:请注意重名现象,建议点开原文通过作者单位确认)
(1) 一种低噪声、宽输入摆幅仪表放大器, 微电子学与计算机, 2017, 第 2 作者
(2) 一种低功耗低噪声仪表放大器的设计, 微电子学, 2017, 第 2 作者
(3) 带有DCOC的超低功耗可调谐低通滤波器, 微电子学, 2017, 第 4 作者
(4) A 6.6 GHz Quadrature Frequency Synthesizer with -78 dBc Reference Spur for UWB Application, Progress in Electromagnetics Research C, 2017, 第 2 作者
(5) A CMOS dual-feedback reconfigurable low noise amplifier with improved stability and reduced noise, IEICE Electronics Express, 2017, 第 2 作者
(6) A 6-Bit 38GHz SiGe BiCMOS phase shifter for 5G phased array communications, IEICE Electronics Express, 2017, 第 4 作者
(7) UHF RFID阅读器中恒定调谐增益LC-VCO设计, 微电子学, 2014, 第 2 作者
(8) 适用于RoF的2.35GHz频率综合器, 半导体技术, 2013, 第 2 作者
(9) A Frequency Synthesizerwith Linearization of VCO and PFDCP, 2012 IET International Conference on Information Science and Control Engineering (ICISCE2012),, 2012, 第 2 作者
(10) A low-power low-noiseVCO with nearly constant Kvco for UHF RFID transceivers, 2012 Electron Devices and Solid State Circuit (EDSSC), 2012, 第 2 作者
(11) 一种抗工艺偏差影响的过温保护电路, Chinese Journal of Semiconductors,, 2011, 第 4 作者
(12) 具有电容阵列和电感阵列的1.8~2.6GHz CMOS压控振荡器, Chinese Journal of Semiconductors,, 2010, 第 1 作者
(13) 一种应用于多频接收机的宽带频率综合器, Chinese Journal of Semiconductors,, 2010, 第 1 作者
(14) 一种用于五频带的MB-OFDM超宽带的6至9GHz的CMOS频率综合器, Chinese Journal of Semiconductors,, 2010, 第 3 作者