当前位置: X-MOL首页全球导师 国内导师 › 陈红梅

个人简介

陈红梅, 女,1986年8月,湖北咸宁人,就职合肥工业大学电物学院微电子设计研究所。 开设课程 主讲本科生课程为:《信号与系统》《模拟电子线路》《模拟电子线路课程设计》 主讲研究生课程为:《先进模数与模数转换器技术》 科研项目 1.国家模拟集成电路重点实验室基金合作项目, 高性能模数转换器通道间失配自适应校准技术研究, W2019JSKF0320,20.00, 2019/1-2020/12,主持 2.合肥工业大学,校博士专项科研资助基金, 应用于智能传感器的可重构ADC的研究, JZ2017HGBZ0955,2.00, 2017/5-2019/6, 已结题,主持 3.中电三十八所,多通道SAR ADC校正技术开发(横向),W2014JSKF0658,2014/10-2017/06,34.5万,已结题,主持 4.合肥工业大学春华计划项目,JZ2014HGCH0162, 多通道模拟/数字转换器芯片的自适应校准研究,2014/4-2015/12, 40万,已结题,参加 5.国家某部委十二五预研项目, ××51308010402, 流水线A/D转换器XXXX技术研究,2012/09-2015/12,220万,已结题,参加 6.国家自然科学基金面上项目, 61076026, A/D转换器伪随机噪声注入数字校准技术之快速收敛性研究,2012/09 -2013/11,31万,已结题,参加 获奖荣誉 曾获2015年校级青年教师讲课比赛三等奖。 指导学生参加第一届全国大学FPGA创新设计,获全国大学FPGA创新设计二等奖 指导第二届全国大学FPGA创新设计,获全国大学FPGA创新设计二等奖 指导学生参加2018全国大学生嵌入式芯片与系统设计竞赛,获2018全国大学生嵌入式芯片与系统设计竞赛三等奖 指导学生参加2018国际数学建模大赛,获2018国际数学建模大赛获s奖 指导学生参加第三届(2018-2019)全国集成电路创新创业大赛,获华中分赛区决赛三等奖

研究领域

高速模数、数模混合电路设计。

近期论文

查看导师最新文章 (温馨提示:请注意重名现象,建议点开原文通过作者单位确认)

(1)Chen H,Yin Y, et al. A channel multiplexing digital calibration technique for timing mismatch of time-interleaved ADCs [J]. Integration the VLSI Journal, 2020, 71(2020),105-114. (2)Chen Hongmei, Yunsheng Pan, Yongsheng Yin, Fujiang Lin, All-Digital Background Calibration Technique for Timing Mismatch of Time-Interleaved ADC, Integration, the VLSI Journal, 2017, 57 (C) :45 ~ 51. (3)Yin Y, Liu L, Chen H, et al. A channel multiplexing digital calibration technique for timing mismatch of time-interleaved ADCs [J]. IEICE Electronics Express, 2019, 16 (19): 1-6. (4)Chen Hongmei, Maocheng Jian, Yongsheng Yin, Fujiang Lin, Gui Qing, An efficient digital calibration technique for timing mismatch in time-interleaved ADC, IEICE Electronics Express, 2016, 1 ~ 8. (5)Chen Hongmei, Wang Li, Li Ting, He Lin, Lin Fujiang, A 0.6V 19.5-μW 80 dB DR Delta Sigma Modulator with SA-Quantizers and Digital Feedforward Path , Journal of Circuits, Systems, and Computers, 2017, 26(7): 0 ~ 1750117. (6)Chen Hongmei, Yongsheng Yin, Honghui Deng, Fujiang Lin, A Low Complexity All-Digital Background Calibration Technique for Time-Interleaved ADCs, VLSI design, 2016(6): 1 ~ 8. (7) 陈红梅,黄超,尹勇生,王晓蕾,邓红辉, 一种用于TIADC采样时间误差的校准模 块及其校准方法, 2017.9.29,中国,ZL 2015 1 0377762.8 (专利) (8) 邓红辉,陈红梅,尹勇生,一种双采样伪劈分结构快速数字校准算法,2017.7.21,中国,ZL 2014 1 0610648.0 (专利) (9) Chen Hongmei, Deng Honghui, Yin Yongsheng, A correlation-based background calibration technology for the pipeline A/D Converter, 13th IEEE International Conference on Solid-State and Integrated Circuit Technology, ICSICT 2016, 2016.10.25-2016.10.28 (10) Chen Hongmei, He Lin, Deng Honghui, Yin Yongsheng, Lin Fujiang, A High-performance Bootstrap Switch for Low Voltage Switched-Capacitor Circuits, IEEE International Symposium on Radio-Frequency Integration Technology (RFIT)-Silicon Technology Heats up for THz, 2014.08.27-2014.08.30.

推荐链接
down
wechat
bug