个人简介
教育背景
2004年7月毕业于中国科学技术大学计算机科学技术系,获学士学位
2011年1月毕业于中国科学院计算技术研究所,获计算机工学博士学位
任职经历
2011.1至今 龙芯中科技术有限公司,现任首席工程师
2015.9至今 中国科学院计算技术研究所,外聘教师
2016.9至今 中国科学院大学,外聘教师
研究领域
计算机系统结构
多核处理器系统结构
内存系统设计
高速IO系统设计
主持、参与项目
作为主要设计者参与了龙芯2F处理器、龙芯HS3210处理器、龙芯3A处理器等芯片的设计研制。参与了KD50、KD60、KD90系列国产万亿次计算机的研制调试工作。其中龙芯3A为我国首款自主设计的四核处理器芯片,KD50为我国首台全国产自主设计万亿次计算机。
2010年起作为负责人领导龙芯3号多核处理器系列芯片的开发研制,其间负责龙芯3A1000、龙芯3B1000、龙芯3B1500、龙芯3A2000、龙芯3A3000、龙芯3A4000等芯片的研发与维护,同时还负责龙芯2号系列中龙芯2K1000,龙芯2J1500芯片的研发与维护。
近期论文
查看导师新发文章
(温馨提示:请注意重名现象,建议点开原文通过作者单位确认)
龙芯3号互联系统的设计与实现,
王焕东; 高翔; 陈云霁; 胡伟武,
计算机研究与发展 2008-12-15
An enhanced HyperTransport controller with cache coherence support for multiple-CMP,
Wang, Huandong ; Tang, Dan; Gao, Xiang; Chen, Yunji ,
2009 IEEE International Conference on Networking, Architecture, and Storage,2009
System Architecture of Godson-3 Multi-Core Processors,
高翔; 陈云霁; 王焕东; 唐丹; 胡伟武
Journal of Computer Science & Technology 2010-03-15
采用同步分析的零延迟GRLS通信机制,
王茹; 王焕东; 范宝峡; 杨梁
计算机辅助设计与图形学学报 2011-08-15
RIRI Scheme: A Robust Instant-responding Ratiochronous Interface with Zero-latency Penalty,
Ru Wang Huandong Wang Baoxia Fan Liang Yang,
IEEE International Symposium on Circuits and Systems (ISCAS 2011), 2011年
Fair Memory Access Scheduling for Quality of Service Guarantees via Service Curves,
Zhang, Guangfei Wang, Huandong Chen, Xinke Li, Peng ,
IEEE International Symposium on Parallel and Distributed Processing with Applications 2012年
Heterogeneous multi-channel: Fine-grained DRAM control for both system performance and power efficiency,
Zhang, Guangfei Wang, Huandong Chen, Xinke Huang, Shuai Li, Peng,
ACM/EDAC/IEEE Design Automation Conference (DAC 2012) 2012年
MCC: A Load Balancing and Deadlock Free Interconnect Network for Cache Coherent Chip Multiprocessors,
Chen, Liwei Zhang, Guangfei Wang, Huandong Wang, Wenxiang Li, Ling Jing, Hua,
IEEE/IFIP International Conference on Embedded and Ubiquitous Computing 2012年
面向云计算的多核处理器存储和网络子系统优化设计
苏文; 王焕东; 台运方; 王靖
高技术通讯 2013-04-15
多微通道内存系统设计方法
张广飞; 王焕东; 陈新科; 黄帅; 陈李维
高技术通讯 2013-07-15
Godson-3B1500: A 32nm 1.35GHz 40W 172.8GFLOPS 8-core processor,
Hu, Weiwu Zhang, Yifu Yang, Liang Fan, Baoxia Chen, Yunji Zhong, Shiqiang Wang, Huandong Qi, Zichu Wang, Pengyu Gao, Xiang Yang, Xu Xiao, Bin Wang, Hongsheng Yang, Zongren Yang, Liqiong Chen, Shuai,
IEEE International Solid-State Circuits Conference, 2013年
实现系统规模化的龙芯3号桥片设计与验证
鲍庆元; 李孟春; 王焕东; 曾露; 王启银; 赵锐
计算机工程与应用 2014-05-01
基于FPGA模拟片上多核处理器的新方法
陈新科; 黄帅; 王焕东; 吴瑞阳; 曾露
高技术通讯 2014-07-15
龙芯GS464E处理器核架构设计
吴瑞阳; 汪文祥; 王焕东; 胡伟武
中国科学:信息科学 2015-04-20
龙芯指令系统融合技术
胡伟武; 靳国杰; 汪文祥; 张晓春; 王焕东
中国科学:信息科学 2015-04-20
片上多核处理器的区域共享的双粒度目录
曾露; 陈新科; 王焕东
高技术通讯 2015-07-15
基于区域协作的Cache压缩
曾露; 李鹏; 王焕东
高技术通讯 2016-05-15
Multiple-combinational-channel: A network architecture for workload balance and deadlock free ,
Chen, Liwei Wang, Yipeng Wang, Huandong Wang, Wenxiang Jing, Hua Zhang, Guangfei ,
《Future generations computer systems: FGCS》 - 2016年
多核处理器系统I/O访存优化研究
李鹏; 曾露; 王焕东
高技术通讯 2018-06-15
多核片上系统全局主动访存优化研究
李鹏; 曾露; 王焕东; 章隆兵
高技术通讯 2019-03-15
多核片上系统主控式内存控制器预取
李鹏; 王剑; 曾露; 王焕东
高技术通讯 2019-05-15
《计算机体系结构基础》 机械工业出版社,
胡伟武; 苏孟豪;王焕东;汪文祥;章隆兵;肖俊华;刘苏;陈新科;吴瑞阳;李晓钰