个人简介
陈莹梅 职称:教授/博导
办公室:四牌楼李文正楼中406
学习经历:
1987年-1991年,南京理工大学,光电技术系,学士
2000年-2003年,东南大学无线电系,电路与系统,硕士
2004年-2007年,东南大学信息科学与工程学院,电路与系统,博士
2006年-2006年,比利时鲁汶大学,IMEC,高级模拟集成电路设计
工作经历:
2003/4-至今,东南大学,信息科学与工程学院,教授/博导
教授课程:
《通信电子线路》、《集成电路设计》--本科
《模拟集成电路设计》、《模拟集成电路EDA技术》--硕士
代表性论文著作:
1. 王志功,陈莹梅,《集成电路设计》第二版,2009年6月,电子工业出版社,十一五国家级规划教材
2. 王志功,陈莹梅,《集成电路设计》第三版,2013年7月,电子工业出版社,十二五国家级规划教材
3. 陈莹梅,《模拟集成电路设计精粹》,2008年3月,清华大学出版社
4. 陈莹梅,《模拟集成电路EDA技术与设计-仿真与版图实例》,2014年3月,电子工业出版社
5. 魏延存,陈莹梅,《模拟CMOS集成电路设计》,2010年3月,清华大学出版社
科研项目:
项目名称 项目类别 项目时间 承担任务
400G光通信系统 4×56 Gbaud/s PAM4 线性光收发集成电路技术研究
国家自然科学基金项目
2020年-2023年
负责人
100-500Gb/s超高速并行光收发器件模型、宽带及光电集成技术研究
国家自然科学基金项目
2017年-2020年
负责人
面向25/100G PON核心电芯片研制与高效FEC算法研究及实现
国家重点研发计划
2019年-2022年
子课题负责人
光接入用100G PON 核心硅基光电子器件
国家重点研发计划
2019年-2022年
子课题负责人
40Gb/s单片集成光接收机芯片及信号完整性研究
国家自然科学基金项目
2010年-2012年
负责人
高速光子集成芯片的共性关键技术
国家863项目
2011年-2013年
主持
GPS接收机射频芯片研制
横向合作
2008年-2009年
主持
高速SERDES模块设计
横向合作
2010年-2011年
负责人
高速RF芯片建模
横向合作
2014年-2015年
负责人
非线性建模及线性化技术验证
横向合作
2015年-2016年
负责人
电源噪声对PLL输出抖动影响分析
横向合作
2015年-2016年
负责人
10G线性均衡器的研究
横向合作
2016年-2016年
负责人
高速以太电口传输模拟仿真技术开发
横向合作
2016年-2017年
负责人
突发接收电路委托开发
横向合作
2017年-2019年
负责人
56GBaud 线性 VCSEL DRV&TIA 技术开发
横向合作
2018年-2019年
负责人
高速链路衰减可调集成电路开发
横向合作
2018年-2019年
负责人
50G PON突发线性TIA技术
横向合作
2018年-2019年
负责人
专利:
专利号 专利名称 专利类型
ZL201010133655.8
八相位LC压控振荡电路、片上振荡器的设计方法
发明专利
ZL201010189770.7
前置放大器设计方法以及片上前置放大器设计方法
发明专利
ZL201210210717.X
宽带高增益跨阻放大器及设计方法和放大器芯片
发明专利
ZL201510042192.7
一种带宽补偿的超高速激光驱动器电路和驱动器芯片
发明专利
201710598566.2
一种双绞线等效电路及其模拟方法
发明专利
201710651398.9
一种网线模拟器与POE测试电路高密网口装置集成方法
发明专利
近期论文
查看导师新发文章
(温馨提示:请注意重名现象,建议点开原文通过作者单位确认)
6. Yingmei Chen, Zhigong Wang, et al., A 38 Gb/s to 43 Gb/s Monolithic optical receiver in 65 nm CMOS Technology, IEEE transactions on circuits and systems, 2013, 60(12), pp.3173-3181.(SCI收录)
7. Yingmei Chen, Jianwei Gong, et al., 4-channel 35 Gbit/s Parallel CMOS LDD, Electronic letters, July 2015, 51(15), pp.1178-1180. (SCI收录)
8. Yingmei Chen, Jiquan Li, et al., 12-channel, 480 Gbit/s Optical Receiver Analog Front-End in 0.13 μm BiCMOS technology, Electronic letters, March 2017, 53(7), pp.492-494. (SCI收录)
9. Yingmei Chen, Zhen Zhang, et al., Design of low power 4×40 Gb/s Laser Diode Driver for parallel transmission systems, SCIENCE CHINA Information Sciences, 2017, 60(8): 088401. (SCI收录)
10. Chen Yingmei, Luo xianliang, et al., 4×25 Gb/s 2.6 mW/Gb/s Parallel Optical Receiver Analog Front-end for 100Gb/s Ethernet, Microwave and Optical Technology Letters, 57(4), Apr.,2015, pp.974-978. (SCI收录)
11. Zhen Zhang, Yingmei Chen, Jiquan Li, Hui Wang, Chenyang Gao, A Low-Jitter Full-Rate 25-Gb/s CDR for 100-Gb/s Optical Interconnects in 0.13-μm SiGe BiCMOS,Fiber and Integrated Optics, 2017, Vol.36, Nov. 4-5, 172-180.(SCI收录)
12. Jiquan Li, Yingmei Chen, Pan Tang, Zhen Zhang, Hui Wang, and Hao Huang, A Low Power Low Distortion 20GS/s Flash Analog-to-Digital Converter for Coherent Optical Receiver in 0.13-μm SiGe BiCMOS, Journal of circuits, systems and computers, Nov., 2018,Vol.28, Doi:10.1142/S0218126619200068(SCI收录)
13.Yingmei Chen, Hui Wang, Jiquan Li, Zhigong Wang, Rong Wang, Lin Li, Binbin Yang, Yuan Gao, 56Gbaud Linear PAM4 Transimepedance Amplifier and VCSEL Driver in SiGe BiCMOS technology, 2019 IEEE International Symposium on Radio-Frequency Integration Technology, Aug. 28-30, 2019, Nanjing, China.(EI收录)
14. Yingmei Chen, Yilin Zheng, Li Zhang, A 5GHz Linear Laser Diode Driver for ROF Transmission Systems, Microwave and Optical Technology Letters, Jan., 2015, 57(1), pp.41-45. (SCI收录)
15. Chen Yingmei, Zhu Lei, et al., 4-channel, 40Gb/s Front-End Amplifier for Parallel Optical Receiver in 0.18µm CMOS, SCIENCE CHINA Information Sciences, 2013, 56(4): 042402. (SCI收录)
16. Chen Yingmei, Zai Dawei, et al., A four-channel Parallel 40 Gb/s Laser Diode Voltage Driver in 0.18-µm CMOS, Microwave and Optical Technology Letters, July, 2013, 55(7), pp.1540-1543. (SCI收录)
17. Yingmei Chen, Shuangchao Yan, et al., A Fully Integrated 40Gb/s CDR with Eight-phase VCO for Optical Fiber Communication, Microwave and Optical Technology Letters, Jan., 2013, 55(1), pp.170-173. (SCI收录)
18. Yingmei Chen, Hui Wang, et al., A 10GHz Multiphase LC VCO with a Ring Capacitive Coupling Structure, SCIENCE CHINA Information Sciences, Nov. 2012, 55(11), pp.2656-2662. (SCI收录)
19. Yingmei Chen, Zhigong Wang, et al., 2.5-Gb/s Low-Jitter Low-Power Monolithically Integrated Optical Receiver; Analog Integrated Circuits and Signal Processing, March, 2012, 71(3), pp.445-451. (SCI收录)
20. Zhen Zhang, Yingmei Chen, et al., A 0.13 µm BiCMOS 10 Gb/s Adaptive Equalizer with Improved Power Supply Noise Rejection, International Conference on Communication and Information Systems, Dec. 16-18, 2016, Bangkok, Thailand. (EI收录)
21. Yingmei Chen, Cheng xue hui, et al., Verilog HDL modeling and design of a 10Gb/s SerDes full rate CDR in 65nm CMOS, High Technology Letters, Vol.20, No.2, June 2014, pp.140-145. (EI收录)
22. Yingmei Chen, Zhigang Xu, et al., Design of 15 Gb/s Inductorless Limiting Amplifier with RSSI and LOS indication in 65 nm CMOS, High Technology Letters, Vol.20, No.1, Mar. 2014, pp.92-96. (EI收录)