当前位置: X-MOL首页全球导师 国内导师 › 吴金

个人简介

【个人简历】 2003.7-至今东南大学无锡分校教授 1991.4-2003.6 东南大学电子科学与工程学院教师 1993.5-1996.12在职攻读博士学位 1988.9-1991.3东南大学微电子与固体电子学硕士研究生 1984.9-1988.7东南大学半导体器件与物理专业本科生 1978.9-1984.7南京市第一中学 现为东南大学无锡分校专职教师,中国电子学会高级会员。长期从事半导体器件、CMOS模拟及数模混合集成电路与系统等方面的教学和科研工作。早期主要从事半导体器件模型模拟、模拟IP电路、电源管理集成芯片系统、数模混合IC设计等方向的研究工作,先后主持、参加国家自然科学基金重点与面上项目、江苏省自然科学基金项目、国防科技预研项目、国家核高基重大专项项目、华为基金等各类科重要研项目10余项,曾获得过部省级科技进步二等奖3项、三等奖2项,在国内外核心刊物上发表SCI、EI学术论文60余篇、出版著作1部、获国家发明专利授权10余项,已培养研究生110名。 近年来本人一直承担了数模电方面的专业课程教学工作,主要是微电子学院专硕学位课程“模拟集成电路设计”,其中2012年主讲的网络视频课程“CMOS模拟IC设计”可提供初学者自学;协助常昌远教授完成“MPW模拟IC实训”课程以及分校资助的IC设计竞赛工作。此外,还承担了无锡分校3+1本科生数字集成电路设计和模拟集成电路设计(研讨课)2专业门课程的教学工作。 无锡分校IC设计实验室研究团队,日常工作由分校郑丽霞博士负责管理。目前实验室占地分校前工院3楼1层共计约800多平米,工作场地充足,IC EDA软硬件设计工具齐全、芯片测试平台完备,可支撑研究生开展科研工作所需。结合MPW实训,实验室具体承担分校每年1次的IC设计竞赛。课题组IC设计方向的研究生在读期间结合竞赛和科研项目,具有2次以上的MPW流片机会,确保理论和工程实践能力得到充分的训练和提高。欢迎有志于从事模拟、数模混合IC设计、FPGA控制与应用方面相关工作的同学加入本团队。 【研究成果】 承担和参与的主要在研科研项目 [1] 孙伟锋,吴金,郑丽霞等,国家重点研发任务“第三代半导体紫外探测材料及器件关键技术”子课题 “紫外探测阵列读出电路与成像系统集成技术”,2016YFB0400904,2016.7-2021.6,合同经费1125万, 课题牵头单位; [2] 吴金,郑丽霞等,江苏省自然科学基金面上项目,“应用于量子通信的GHz门控单光子探测关键技术 研究”,BK20181139,2018.7-2021,合同经费10万; [3] 郑丽霞,吴金等,国家自然科学青年基金,SPAD增益非均匀性的电路自适应抑制方法研究,61805036, 2019.1-2021.12,合同经费22万; [4] 吴金,郑丽霞,孙伟锋等,紫外探测线阵读出电路,南大横向课题,2018.1-2019.12,99万 [5] 孙伟锋,吴金,郑丽霞等,256×64计时型读出集成电路技术开发,中电44所横向课题,2018.7-2019.6, 115万。 已授权的第一作者国家发明专利 [1] 一种基于自偏置频率锁定环的高稳定时钟产生电路, ZL201610894331.3, 授权日:2018.11 [2] 基于多重 VCO 的低功耗高精度阵列型时间数字转换电路, ZL201610901004.6, 授权日2018.11 [3] 一种基于锁相环的三段式时间数字转换电路,ZL20160176977.0,授权日期:2018.08 [4] 一种应用于阵列系统的高精度低功耗三段式TDC电路,ZL201510660827.X,授权日:2017.6.9 [5] 一种三段式时间数字转换电路,ZL201410536431.X,授权日期:2017.6.9 [6] 一种应用于数字式CMOS温度传感的脉宽产生电路,201510277866.1,授权日:2017.5.10 [7] 一种带复位结构的高速主从型D触发器,ZL201410539314.9,授权日:2017.2.15 [8]一种应用于全集成LDO的瞬态增强电路,ZL201510649687.6;授权日:2017.1.11. [9] 基于线性反馈移位寄存器的N比特计数器及控制方法,ZL201310033621.6, 授权日:2015.12.9 [10] 一种激光传感响应测距装置及控制方法: ZL201310032679.8,授权日:2015.2.4 [11] 高增益单级跨导运算放大器,ZL 201210028054.X, 授权日:2015.2.4 编著参考书1本 [1] 吴金姚建楠常昌远CMOS模拟IP线性集成电路东南大学出版社2007.12. 指导研究生各类竞赛获奖 [1] 第七届大学生集成电路设计-应用创新大赛全国二等奖2项,并或优秀指导教师奖2017.10 [2] 第一届(2017-2018)集成电路创业之星大赛全国二等奖1项,2018.5 [3] 华为杯首届中国研究生创“芯”大赛,三等奖1项,2018.8

研究领域

近年来,带领分校IC设计团队逐步开拓了单光子探测技术领域内的读出电路芯片设计工作,部分领域已取得比较明显的理论和应用成果。自2012年起,结合省自然科学基金项目,与中电44所合作开展基于盖革模式雪崩倍增二极管(GM-APD)红外单光子探测器阵列读出电路芯片设计研究,研制出用于InGaAs GM-APD探测器的64×64阵列型红外单光子读出电路,基于光子飞行时间(TOF)检测,成功实现测距和各种成像应用,目前正向更大的阵列规模扩展。2016年起,结合国家重点研发任务以及紫外电晕检测应用需求,开展SiC GM-APD紫外单光子计数型线阵读出电路芯片设计研究,已通过课题中期检查;2018年起,结合省自然科学基金项目及单光子密钥传输检测等应用需求,启动单光子GHz门控探测技术研究;2019年起,针对线性模式APD传感器,开展基于弱光积分低噪声检测的读出电路设计研究。 通过以上研究,奠定了课题组在数模混合IC设计方面的重要基础,包括高频低抖动时钟电路,如锁相环PLL,延迟锁相环DLL,可倍频延迟锁相环MDLL,锁频环FLL,以及基于多相时钟驱动的各类时间数字转换器TDC,模数转换器ADC等,同时还发展了跨导放大器OTA、跨阻放大器TIA、高速比较器、基准BGR等基础IP模拟电路设计技术。针对读出电路应用需求,还开展了基于FPGA的控制和成像算法处理方面的研究工作。本实验室积极融入东南大学ASIC工程中心PIC研究团队,参与东南大学量子信息中心研究工作,在各方大力支持下,实验室软硬件平台建设逐步完善,可支撑研究生完成芯片电路版图设计、流片测试验证等科研工作的需要。目前,为配合APD传感器的工作条件,芯片设计采用的主要是0.35mm和0.18mm CMOS工艺平台。

近期论文

查看导师最新文章 (温馨提示:请注意重名现象,建议点开原文通过作者单位确认)

近年来已录用和发表的第一作者论文 [1] A Wide Dynamic Range and low bit error pixel TDC suitable for array application, IEEE Trans.on CAS-II, Published online: 2019.1(SCI) [2] 64×64 GM-APD array based readout integrated circuit for 3D imaging applications, SCIENCE CHINA, Information Sciences, Published online: 2019.1(SCI) [3] A hybrid time-to-digital converter based on sliding scale technique suitable for random time-of-flight measurement, Analog Integrated Circuits and Signal Processing. Published online: 2018.9.24(SCI) [4] Implementation of a High-Precision and Wide-Range Time-to-Digital Converter with Three-Level Conversion Scheme,IEEE Trans. on CAS-II, 64(2):181-185, 2017. (SCI) [5] Low-jitter delay-locked loop applied for two-segment TDC, IET Circuits, Devices & Systems, 12 (1): 17-24,2018.(SCI) [6] A hybrid time-to-digital converter based on residual time extraction and amplification, Microelectronics Journal, Vol: 63, pp: 148-154, 2017.(SCI) [7] Static and dynamic analysis methods for multi-branches biasing Circuits,Journal of Circuits, Systems, and Computers, 27(13): 1830008-1~24, 2018.(SCI) [8] Temperature Compensated and Gated CMOS Ring Oscillator for Time-to-Digital Converter Application, Analog Integrated Circuits and Signal Processing, 90(3): 513-521, 2017(SCI) [9] A novel time-to-digital converter based on low jitter phase locked loop, IETE Journal of Research, 63(3): 336-345,2017.(SCI) [10] 一种应用于TDC的低抖动延迟锁相环电路设计, 电子学报, 45(2):452-458, 2017. (EI) [11] 采用APD单光子阵列读出电路的红外测距技术, 红外与激光工程,46(6): 0604002-1~6, 2017. (EI) [12] 数据锁存处理的低误码率编码方法研究,电子信息学报,38(7):1831-1837, 2016. (EI) [13] Design and implementation of GM-APD array readout circuit for infrared imaging, 东南大学学报(英文 版),32(1):11-15, 2016. (EI) 近年来已发表的通讯作者论文 [1] An Improved Convergent Model for Single-Photon Avalanche Diodes. IEEE PHOTONICS TECHNOLOGY LETTERS, 29(10):789~792, 2017.(SCI) [2] An Integrated Bias Voltage Control Method for SPAD Arrays. IEEE PHOTONICS TECHNOLOGY LETTERS, 30(19):1723-1726, 2018.(SCI) [3] Compact Active Quenching Circuit for Single-Photon Avalanche Diodes Arrays. Journal of Circuits, Systems, and Computers. 26(10): 149~161, 2017.10.(SCI) [4] InGaAs单光子探测器传感检测与淬灭方式.物理学报,63(10):1042161~9, 2014.(SCI) [5] Active quenching circuit for a InGaAs single-photon avalanche diode. Journal of Semiconductors. 35(4), 045011: 1-6, 2014.

推荐链接
down
wechat
bug