研究领域
基于多值逻辑的数字系统设计及其VLSI实现
科学研究
1:校基金:基于多值逻辑的高性能片上总线技术研究 (2010年)
2:校基金:基于多值逻辑的有限域运算及其VLSI实现技术研究(2012年);
3:校级科技合作专项计划项目(与台北科技大学合作):基于多值逻辑的有限域运算算法研究及芯片的设计(2013年)
4:参与国家自然科学基金项目:《基于 Volterran级数的数字后台校正技术》(2011年)
近期论文
查看导师新发文章
(温馨提示:请注意重名现象,建议点开原文通过作者单位确认)
学术论文
[1] WU haixia, ZHONG Shunan, CHEN Yueyang. Design of Low-Power Quaternary Flip-Flop Based on Dynamic Source-coupled Logic. 2011 International Conference on Electronics, Communications (ICECC2011), Septemper 9-11, Ningbo, China. p826-828. EI Accession number: 20114714544673
[2] WU Haixia, ZHONG Shunan, QU Xiaonan, XIA Qianbin, CHENG Yueyang. Design of a Conditional Sum Adder Based on Multiple-Valued Logic. 2011 International Conference on Electronics, Communications (ICECC2011), Septemper 9-11, Ningbo, China. p810-813. EI Accession number: 20114714544874
[3] 屈晓楠,吴海霞,赵显利,仲顺安,夏乾斌. 基于多值逻辑的8位条件和加法器.北京理工大学学报(中文), 2012, Vol 32, p607-610. EI Accession number: 2012361539609
[4] WU haixia, ZHONG Shunan, CAI Qilong, XIA Qianbin, CHEN Yueyang. Design of Quaternary Logic Circuits based on Multiple-valued Current Mode. Journal of Beijing Institute of Technology. 2013, 22(1):49-54. EI Accession number: 20131816300333
[5] 吴海霞,仲顺安,夏乾斌,谢群芳,屈晓楠,陈越洋. 基于多值逻辑的高性能片上总线设计. 北京理工大学学报(中文). 2012, Vol 3(212), p1061-1064.
EI Accession number: 20130115869078