当前位置: X-MOL首页全球导师 国内导师 › 张跃军

个人简介

个人简介 教育背景: 2009年获宁波大学电路与系统硕士学位 2013年获宁波大学通信与信息系统博士学位 2009年至2013年期间,复旦大学国家重点实验室联合培养,期间参与国家“核高基科技重大专项”课题,负责和参与多款Registerfile设计,独立完成多端口PUF芯片和超低功耗SoC芯片。 工作经历: 2013年以“优秀博士”引进宁波大学信息科学与工程学院 2015年至2016年期间,赴美国NewHampshire大学的可靠性VLSI设计实验室进行交流访问 2017年进入复旦大学电子科学与技术“博士后”流动站。 目前从事的主要研究工作: 长期从事低功耗集成电路理论和设计技术、安全芯片理论和设计技术、高信息密度集成电路理论和设计技术的研究。先后主持国家级项目2项、省部级项目5项、市厅级项目多项,获浙江省科技进步奖二等奖1项,获宁波市科技进步奖一等奖、三等奖各1项等。在IEEETED、IEEETVLSI、OpticsExpress、InternationalJournalofElectronics等本学科重要学术期刊和IEEE国际会议上发表学术论文50多篇,其中被SCI/EI收录30余篇授权国家发明专利10余项,其中美国发明专利3项。 目前承担的主要科研项目 项目名称 项目来源 项目编号 项目起止时间 纳米级CMOS自适应抗老化及其VLSI关键技术研究 复旦大学专用集成电路与系统国家重点实验室开放课题 2019KF002 2019-09;2020-12 面向硬件IP核保护的安全混淆关键技术研究 浙江省自然科学基金/面上项目 LY18F040002 2018-01;2020-12 抗控制流攻击的硬件扰乱模型及VLSI实现 国家自然科学基金/面上项目 61871244 2018-01;2022-01 主持完成的主要科研项目 项目名称 项目来源 项目起止时间 项目编号 结题日期 基于CMOS工艺偏差的物理不可克隆函数电路建模与实现 浙江省自然科学基金/面上项目 2014-01;2016-12 LQ14F040001 2016-12 纳米尺度CMOS参数偏差及其在VLSI设计中的正向应用 国家自然科学基金/青年项目 2015-01;2017-12 61404076 2017-12 出版著作和教材情况 著作名称 出版社名称 出版时间 本人排名 Hardwarehardeningapproachesusingobfuscation,encryptionandcamouflaging SpringerPress 2017-06 第三名 授权发明专利 专利名称 专利号 授权公告日 本人排名 基于预充电型PUF电路的BLAKE算法 CN201510500059.1 2017-11-03 第一名 一种混合型PUF电路 ZL201510645205.X 2018-03-23 第一名 PLL-VCOBASEDINTEGRATEDCIRCUITAGINGMONITOR US9432031B2 2015-09-02 第一名 一种可重构多端口PUF电路单元 ZL201310086537.X 2015-12-09 第一名 一种基于N型SABL逻辑的双边沿D触发器 ZL201310514523.3 2015-09-30 第一名 一种基于延迟链复用的PUFs电路 ZL201410491126.3 2017-01-11 第一名 基于阈值偏差延迟的物理不可克隆函数电路 ZL201410488326.3 2017-04-12 第一名 一种基于PLL-VCO的高准度老化监测器 ZL201410487254.0 2016-11-30 第一名 基于65纳米工艺的延迟型老化检测单元电路版图 BS.175002843 2017-06-13 第一名 128位密钥输出的TVD-PUFs电路版图 BS.165001690 2016-05-25 第一名 科研获奖情况 成果名称 奖励名称 获批年度 获奖等级 本人排名 能型数字集成电路设计关键技术 浙江省科学技术奖 2013 二等奖 第二名 面向信息安全的多值硬件指纹芯片设计与实现 “华为杯”第十二届中国研究生电子设计竞赛全国总决赛团队一等奖 2017 一等奖 第一名 安全混淆aes加密算法ip核的设计 第三届全国大学生集成电路创新创业大赛-创新实践杯集成电路及交叉学科技术成果及创新项目全国总决赛一等奖 2019 一等奖 第一名 面向信息安全的高新能物理不可克隆芯片设计与实现 中国研究生创新实践系列大赛“华为杯”首届中国研究生创“芯”大赛全国决赛团队二等奖 2018 二等奖 第一名

研究领域

研究方向:信息安全芯片与低功耗集成电路设计

近期论文

查看导师新发文章 (温馨提示:请注意重名现象,建议点开原文通过作者单位确认)

代表性学术论文 题目 发表刊物名称 本人署名情况 发表时间 收录情况 Anultra-lowpowermultiplierusingmulti-valuedadiabaticlogicin65nmCMOSprocess MicroelectronicsJournal 第一作者 2018-08 SCI四区 Column-Selection-Enabled10TSRAMUtilizingSharedDiff-VDDWriteandDropped-VDDReadforPowerReduction IEEETransactionsonVeryLargeScaleIntegration(VLSI)Systems 同等贡献作者 2019-06 SCI四区 Investigationofenergytransfermechanismsinrare-earthdopedamorphoussilicafilmsembeddedwithtinoxidenanocrystals OPTICSEXPRESS 通讯作者 2019-02 SCI二区 基于状态映射的AES算法硬件混淆设计 电子与信息学报 第一作者 2018-05 EI 基于正交混淆的多硬件IP核安全防护设计 电子与信息学报 第一作者 2019-08 EI Modelandphysicalimplementationofmulti-portPUFin65nmCMOS InternationalJournalofElectronics 第一作者 2013-01 SCI四区 APUFs-basedhardwareauthenticationBLAKEalgorithmin65nmCMOS InternationalJournalofElectronics 第一作者 2015-09 SCI四区 PbSQuantumDotsBasedonPhysicallyUnclonableFunctionforUltraHigh-DensityKeyGeneration JournalofELECTRONICMATERIALS 第一作者及通讯作者 2019-10 SCI三区 A0.1-pJ/bandACF IEEEtransactionsonverylargescaleintegration(TVLSI)systms 第一作者 2019-07 SCI四区 ImplementationofAll27PossibleTernaryBooleanLogicsthroughUnivariateOperationwithSingleZnOMemristor IEEETransactionsonElectronDevices 第一作者 2019-09 SCI三区

学术兼职

学术兼职: IEEE会员、中国电子学会会员、宁波市电子学会高级会员

推荐链接
down
wechat
bug