美国半导体初创公司 Zero ASIC 宣布推出世界上第一款开放标准 eFPGA IP 产品Platypus。据他们所说,Platypus 是第一个也是唯一一个具有以下特点的商业 eFPGA IP 产品,是一个100%开放和标准化的FPGA架构、100% 开源 FPGA 比特流格式、100% 开源 FPGA 开发工具。Zero ASIC 是一家位于马萨诸塞州剑桥的半导体初创公司。该公司的使命是通过芯片和自动化实现硅片的普及。Zero ASIC 正在构建世界上第一个可组合芯片平台,使数十亿个独特的硅片系统能够在数小时内从现成的芯片目录中组装出来。
Zero ASIC 正在构建世界上第一个可组合芯片平台,该平台能够从现成的芯片目录中在数小时内组装数十亿个独特的硅系统,拥有以下特征:
标准化芯片——首次演示完全标准化的芯片,支持 O(m^n) 系统排列(m=库大小,n=基板插座)。
智能基板——有源 3D 硅基板将计算和网络分离,实现类似乐高的系统组合。
世界领先的能源效率——低于 0.1 pj/bit 的芯片通信效率。
随着 Platypus eFPGA 系列的推出,Zero ASIC 通过在开源 Apache 许可下公开发布其商用 Z1000 eFPGA IP 的完整架构描述和比特流格式,向标准化 FPGA 迈出了重要的一步,目标是使其成为一个开放标准。
“开发开放标准的 FPGA 架构和符合标准的组件生态系统将彻底改变基于 FPGA 的系统设计,就像 RISC-V 改变了 CPU 设计一样。就像 RISC-V 一样,市场动态将决定开放标准的潜在优势是否能克服供应商锁定的现状惯性。” —Andreas Olofsson说。
参考内容:
https://cn.design-reuse.com
https://mp.weixin.qq.com/s/meNe3xO5Pqmzc1rk5AW_sg