当前位置: X-MOL首页全球导师 国内导师 › 何虎

个人简介

何虎(Hu He / Hu Ho),男,副教授,现任职于清华大学微电子学研究所。 1998年,本科毕业于清华大学自动化系,获自动化专业学士学位,同年进入清华大学微电子学研究所攻读博士学位 2004年,获电子科学与技术专业工学博士学位,毕业后一直从事DSP体系结构和指令级并行编译器研究 2005年,开发出具有指令和数据并行能力的VLIW体系架构DSP,并在此基础上研制了具有指令并行优化功能的编译器ASCC和汇编器等软件工具链 2008年,开发出第二代VLIW DSP及其编译器和后端工具链,并申请了多项核心专利 2009年,研发面向下一代无线通讯用途的高性能数字信号处理器Magnolia 2010年-2016年,与北京中星微电子有限公司合作开发密码DSP IP,目前已经实现量产 2014年-2017年,完成ARM指令集兼容的RISC/VLIW混合流水线处理器设计,并完成流片验证 2018年,“基于抗攻击专用DSP核的密码引擎设计与应用”荣获北京市2018年科学技术一等奖 2020年,Egret RISC-V CPU流片成功。对标PowerPC e200z7。应用于车用MCU中 工作期间发表50余篇学术论文。现为副教授,博士生导师。目前讲授本科生专业课“超大规模集成电路CAD”、“数字信号处理”,研究生课程“超大规模集成电路测试方法学概论”

研究领域

高性能数字信号处理器(DSP)设计 嵌入式高性能CPU IP设计 开源GPGPU设计 计算存储一体计算机体系架构 可解释因果学习算法

近期论文

查看导师最新文章 (温馨提示:请注意重名现象,建议点开原文通过作者单位确认)

中文期刊 张延军, 何虎, 周志雄, 孙义和. RFCC-VLIW:一种适用于超长指令字处理器的寄存器堆结构. 清华大学学报(自然科学版), 2008年, 第10期 周志雄, 何虎, 孙义和等. 一种用于分簇VLIW结构的二维力量引导簇调度算法. 清华大学学报(自然科学版), 2008年, 第10期 周志雄, 何虎, 孙义和等. 寄存器堆互连的VLIW结构的指令调度算法. 计算机学报, 2008年, 第01期 杨旭, 何虎, 孙义和. 利用回溯重调度过程优化簇间数据交互. 清华大学学报(自然科学版), 录用 杨旭, 何虎, 孙义和. 分簇VLIW结构下利用数据依赖图优化调度的研究. 计算机学报, 录用 沈钲, 何虎, 张延军, 孙义和. CERCIS:一种视频信号编解码片上系统设计实现. 清华大学学报(自然科学版), 录用 郭德源, 杨旭, 何虎. 面向嵌入式实时操作系统的MPI实现. 微电子学与计算机, 2011年, 第28卷, 第3期 谷俊丽, 何虎, 孙义和. 运动估计算法在VLIW处理器上的高效实现方法. 微电子与计算机, 2009年 陈敏超, 李笑天, 郭德源, 何虎. HR-1 DSP模拟器的设计. 计算机应用与软件, 录用 李丽斯, 何虎. 浮点指数函数的设计与实现. 微电子学杂志, 2012年, 第42卷, 第5期 麻军平, 许杰, 何虎. 用于分组加密和认证的VLIW DSP. 计算机应用与软件, 录用 许杰, 麻军平, 何虎. 基于VLIW DSP加密与认证算法的实现研究. 计算机应用, 录用 朱大林, 郭德源, 何虎. VLIW DSP指令级精度模拟器的快速实现方法. 计算机工程与设计, 录用 杜勇,李秦华,陈峰扬,郭德源,李笑天,何虎. VLIW-Superscalar混合结构处理器分支预测结构设计. 计算机应用与软件, 录用 陈峰扬,杜勇,郭德源,何虎. 一种VLIW-Superscalar混合微处理器结构. 微电子学与计算机,录用 杨群,李笑天,何虎.面向superscalar与VLIW混合架构处理器的调试器设计. 计算机应用与软件,录用 吴紫盛, 李源, 杨群, 何虎. 基于LISA语言的DSP周期精度高效建模方法. 计算计工程与设计, 录用 吴紫盛, 李源, 杨群, 何虎. HR-2 DSP核的周期精度模拟器设计. 计算计应用与软件, 录用 沈苑宜, 吴紫盛, 李笑天, 何虎. 软硬件协同设计实现LTE关键算法的方法. 计算计工程与设计, 录用 李笑天,尹素绢,何虎. 一种DSP周期精度高效建模方法. 计算机应用研究,录用 李笑天,郭德源,何虎. 分支预测与值预测在VLIW处理器中的实现. 微电子学与计算机,录用 英文期刊 Xu Yang, Hu He, Zhixiong Zhou, Yanjun Zhang, Yihe Sun, "Heuristic on a Novel Power Management System Cooperating with Compiler," Journal of Low Power Electronics, Vol.3, 1-6, 2007 Xu Yang, Hu He, Yihe Sun, "Data Dependence Graph Directed Scheduling for Clustered VLIW Architecture," Accepted by Tsinghua Science and Technology Xu Yang, Hu He, Yihe Sun, "A Novel Low Energy Scheduling Algorithm for Clustered VLIW Architectures," Accepted by Journal of Low Power Electronics Zheng Shen, Hu He, Yanjun Zhang, Yihe Sun, "A Video Specific Instruction Set Architecture for ASIP design," VLSI Design, Volume 2007, Article ID 58431, 7 pages, doi:10.1155/2007/58431 Zheng Shen, Hu He, Xu Yang, Di Jia, Yihe Sun, "Architecture Design of A Variable Length Instruction Set VLIW DSP," Tsinghua Science and Technology 会议论文 Yanjun Zhang, Hu He, Yihe Sun, "A New Register File Access Architecture for Software Pipelining in VLIW processors," Asia and South Pacific Design Automation Conference (ASPDAC), Jan. 2005 Yanjun Zhang, Hu He, Yihe Sun, et al., "A Scaleable DSP System for ASIP Design," Asian Solid-State Circuits Conference 2006 Zhixiong Zhou, Hu He, Yihe Sun, et al., "A retargetable compiler of VLIW ASIP for media signal processing," Proceedings of 2006 International Conference on Embedded Systems & Applications, 2006, 7: 46-49 Zhixiong Zhou, Hu He, Yihe Sun, et al., "A 2-dimension force-directed scheduling algorithm for register-file-connectivity VLIW architecture," Proceedings of 18th IEEE Conference on ASAP (Application-specific System, Architecture and Processor). 2007, 7: 371-376. Zheng Shen, Hu He, Yanjun Zhang, Yihe Sun, "VS-ISA: A video specific instruction set architecture for ASIP design," Proceedings - 2006 International Conference on Intelligent Information Hiding and Multimedia Signal Processing, IIH-MSP 2006, Pasadena, CA, United State, Dec 18-20 2006, p 587-590 Zheng Shen, Hu He, Yihe Sun, "Simultaneous Multithreading VLIW DSP Architecture with Dynamic Dispatch Mechanism," 12th EUROMICRO Conference on Digital System Design Architectures, Methods and Tools Patras, Greece, 27-29 August, 2009 Yuan Liu, Hu He, Teng Xu, "Architecture design of variable lengths instructions expansion for VLIW," ASIC, 2009. ASICON '09. IEEE 8th International Conference on, 20-23 Oct. 2009 Page(s):29 - 32 Chen Chen, Hu He, Yuan Liu, "A design of level interface for CMP based Cache system," ASIC, 2009. ASICON '09. IEEE 8th International Conference on, 20-23 Oct. 2009 Page(s):839 - 842 Mengjun Sun, Zheng Shen, Hu He, "An efficient parallel instruction execution method for VLIW DSP," ASIC, 2009. ASICON '09. IEEE 8th International Conference on, 20-23 Oct. 2009 Page(s):75 - 78 Guoliang Ma, Hu He, "Design and implementation of an advanced DMA controller on AMBA-based SoC," ASIC, 2009. ASICON '09. IEEE 8th International Conference on, 20-23 Oct. 2009 Page(s):419 - 422 Deyuan Guo, Xu Yang, Hu He, "Porting MIPCH2 to VxWorks System based on Socket with RTP support," ICCSIT, 2011. Daoling Zhang, Wu Bai, Deyuan Guo, Xu Yang, Hu He, "A Very Long Instruction Word Processor," ICCSIT, 2011. Wu Bai, Daoling Zhang, Deyuan Guo, Xu Yang, Hu He, "A M5 based cycle-approximate simulator for the VLIW architecture processors," ICCSIT, 2011.

推荐链接
down
wechat
bug