个人简介
2016年9月—今 :中国科学院计算技术研究所,高性能计算机研究中心,副研究员
2012年10月—2016年9月 :京都大学(日本),通信与计算机工程系,博士生
2010年9月—2012年10月:北京航空航天大学,电子信息工程学院,博士生
2009年7月—2010年9月:贵州大学,计算机学院,讲师
2007年9月—2009年7月:北京航空航天大学,软件学院,硕士生
2001年7月—2007年9月:贵州大学,计算机学院,助教、讲师
1997年9月—2001年7月:贵州工业大学(现贵州大学),计算机学院,本科生
研究领域
计算机体系结构、超导高速单磁通量子集成电路及处理器
近期论文
查看导师最新文章
(温馨提示:请注意重名现象,建议点开原文通过作者单位确认)
RSFQ 4-bit bit-slice integer multiplier, IEICE Transactions on Electronics vol. E99-C, no.6, pp.697-702, Jun. 2016. (第一作者兼通信作者)
4-bit bit-slice arithmetic logic unit for 32-bit RSFQ microprocessors, IEEE Transactions on Applied Superconductivity vol.26, no.1, pp.1300106, Jan. 2016.(第一作者兼通信作者)
A novel four-legged loaded element thick-screen frequency selective surface with a stable performance, Chin. Phys. B vol.21, no.12, pp. 128401, Dec. 2012.(第一作者兼通信作者)
A dielectric-metal-loaded thick-screen frequency selective surface having circle aperture elements, ACTA PHYSICA SINICA, vol.61, no.6, pp. 068402,Mar. 2012. [in Chinese](第一作者兼通信作者)
A novel Y element thick-screen frequency selective surfaces with stable performance, ACTA PHYSICA SINICA, vol.61, no.11, pp. 118401, Jun. 2012. [in Chinese](第一作者兼通信作者)
Conceptual design of a 4-bit bit-slice 32-bit RSFQ microprocessor, Proc. of 2016 Applied Superconductivity Conference (ASC 2016), 4EOr2B-03, Denver, U. S., Sep. 4th ? 9th, 2016.(大会报告人、第一作者兼通信作者)
A 4-bit bit-slice multiplier for a 32-bit RSFQ Microprocessor, Proc. of the 15th International Superconductive Electronics Conference (ISEC 2015), DS-P05, Nagoya, Japan, July 6th ? 9th, 2015.(大会报告人、第一作者兼通信作者)
Comparison of Bit-Slice Arithmetic Logic Units for 32-bit RSFQ Microprocessors, Proc. of the 7th Superconducting SFQ VLSI Workshop (SSV 2014) pp.39-44, Kobe, Japan, December 1st ? 2nd, 2014.(大会报告人、第一作者兼通信作者)
Logic Design of a 4-bit Bit-Slice Arithmetic Logic Unit for 32-bit RSFQ Microprocessors, Proc. of Superconducting SFQ VLSI Workshop for Young Scientists (SSV 2014-YS) pp.11-14, Nagoya, Japan, March 5th ? 7th, 2014.(大会报告人、第一作者兼通信作者)